Serial interface control 4
シリアルインタフェースコントロール
Y 1
Y 2
φL11(A)
STPS
SWENA
MSB
Serial interface control 7
シリアルインタフェースコントロール
Y1
Y2
Y4
φL11(D)
TSTA1 TSTA2
STP
4
Y 4
Y 8
SOS
SDIO端子シリアル出力の出力設定
Output setting for serial
output of pin SDIO
シリアルデータのビット順序の選択
Selection of order of serial
data bits
シリアルウエイト許可設定
Serial wait enable setting
Note: When the serial wait is set to be enabled, the SCK output is compulsorily outputted
注 シリアルウエイトを許可に設定すると シリアルデータSOF出力時にSCK出力を
:
at the "L" level and becomes the clock wait state when the serial data SOF is outputted.
強制的に"L"レベルを出力し クロックウエイトとなります
(This is effective only in the 2-wired serial mode.)
(2
線式シリアルモードのみ有効です
シリアルクロックカウンタ停止条件の選択
Selection of serial clock counter
stop condition
7
Y8
F/F
Reset
内部フラグのリセット・・・" "をセットするたびに内部フラグをリセットする
Internal flag reset ・・・ Resets the internal flag each time "1" is set
シリアル動作停止
Serial operation stop ・・・ Stops serial operation by setting "1"
2
線式設定時のリスタートの実行・・・" "をセットすると動作が再開する
Execute restart in 2-wired mode ・・・ Restarts operation by setting "1"
マスタ時のシリアル動作の開始・・・" "をセットすると動作が開始する
Start serial operation in master mode ・・・ Starts operation by setting "1"
70
0: SDIO端子入力設定
0: Pin SDIO input setting
1: SDIO端子出力設定
1: Pin SDIO output setting
0: シリアルデータを最下位から入出力
0: Input/output serial data from the least significant bit
1: シリアルデータを最上位から入出力
1: Input/output serial data from the most significant bit
0: 無効
0: Prohibition
1: 有効
1: Enabled
、
、
。)
0: 入力クロックカウンタを選択
0: Select the input clock counter
1: 出力クロックカウンタを選択
1: Select the output clock counter
1
・・・" "をセットするとシリアル動作が停止する
1
1
1
TC9349AFG
。
。
。
。
。
2006-02-24